Serwis Infona wykorzystuje pliki cookies (ciasteczka). Są to wartości tekstowe, zapamiętywane przez przeglądarkę na urządzeniu użytkownika. Nasz serwis ma dostęp do tych wartości oraz wykorzystuje je do zapamiętania danych dotyczących użytkownika, takich jak np. ustawienia (typu widok ekranu, wybór języka interfejsu), zapamiętanie zalogowania. Korzystanie z serwisu Infona oznacza zgodę na zapis informacji i ich wykorzystanie dla celów korzytania z serwisu. Więcej informacji można znaleźć w Polityce prywatności oraz Regulaminie serwisu. Zamknięcie tego okienka potwierdza zapoznanie się z informacją o plikach cookies, akceptację polityki prywatności i regulaminu oraz sposobu wykorzystywania plików cookies w serwisie. Możesz zmienić ustawienia obsługi cookies w swojej przeglądarce.
An autonomously bias gated synchronous boost regulator consuming 110nA at 1V is demonstrated in 130nm CMOS. The IC generates regulated 1V output from 30mV input, starts up autonomously (battery-less) at 265mV, and regulates output ranging from 0.78V-3.3V. The peak efficiency is 83% with 10μA and 85% with 10mA load.
This paper presents a circuit implementation of a simple but accurate NMOS Vt based clamping technique to decrease the logic transition delay in an ultra low ground current comparator. In a very low current comparator the output logic delay is predominantly set by the speed of slew limited decision making nodes and hence limiting their wide swing by clamping them around the decision point is one of...
Podaj zakres dat dla filtrowania wyświetlonych wyników. Możesz podać datę początkową, końcową lub obie daty. Daty możesz wpisać ręcznie lub wybrać za pomocą kalendarza.