Serwis Infona wykorzystuje pliki cookies (ciasteczka). Są to wartości tekstowe, zapamiętywane przez przeglądarkę na urządzeniu użytkownika. Nasz serwis ma dostęp do tych wartości oraz wykorzystuje je do zapamiętania danych dotyczących użytkownika, takich jak np. ustawienia (typu widok ekranu, wybór języka interfejsu), zapamiętanie zalogowania. Korzystanie z serwisu Infona oznacza zgodę na zapis informacji i ich wykorzystanie dla celów korzytania z serwisu. Więcej informacji można znaleźć w Polityce prywatności oraz Regulaminie serwisu. Zamknięcie tego okienka potwierdza zapoznanie się z informacją o plikach cookies, akceptację polityki prywatności i regulaminu oraz sposobu wykorzystywania plików cookies w serwisie. Możesz zmienić ustawienia obsługi cookies w swojej przeglądarce.
A charge redistribution successive-approximation-register analog-to-digital converter (ADC) with nonbinary redundant search tree is presented. The combination of thermometer-coded and series-split binary-weighted capacitive digital to analog converters is area efficient and enables high resolution in a standard digital process without high matching requirements. A power and timing-effective latch-based...
Finding a suitable topology and Noise-transfer-function for higher order Incremental Delta-Sigma ADCs is a complex task. Estimating the performance of the ADC taking the circuit nonidealities into account by simulation requires sophisticated modeling and significant computing resources. Even with complex models, taking into account all nonidealities is not possible. This work proposes a completely...
Incremental delta-sigma ADCs are well suited for ambient light sensing applications due to their multiplex capability. Conventional ambient light sensor circuits consists of a current-to-voltage converter followed by an ADC. The proposed hybrid delta-sigma architecture integrates the current-to-voltage converter into the modulator loop. Circuit non-idealities of the current-to-voltage converter are...
This paper presents an analysis of capacitor mismatch of a partially thermometer coded charge redistribution SAR ADC. Thermometer coding of only the most significant bits effectively improves the linearity of a binary weighted capacitor array without exponential growth of decoder and interconnection effort at high resolutions. Distribution based calculations and an implementation example demonstrate...
This paper presents a charge redistribution successive approximation A/D-Converter with 14 bit resolution designed in a 0.35 µm CMOS technology. An enhanced self-calibration technique is applied to correct mismatch of the binary weighted capacitors of a fully differential ADC. In contrast to previous presented solutions, no additional digital calculation is permanently necessary during conversion...
For embedded high resolution successive approximation ADCs, it is necessary to determine the performance limitation of the CMOS process used for the design. This paper presents a modelling technique for major limitations, i.e. capacitor mismatch and non-linearity effects. The model is besed on Monte Carlo simulations applied to an analytical description of the ADC. Additional effects like charge injection...
Podaj zakres dat dla filtrowania wyświetlonych wyników. Możesz podać datę początkową, końcową lub obie daty. Daty możesz wpisać ręcznie lub wybrać za pomocą kalendarza.