Serwis Infona wykorzystuje pliki cookies (ciasteczka). Są to wartości tekstowe, zapamiętywane przez przeglądarkę na urządzeniu użytkownika. Nasz serwis ma dostęp do tych wartości oraz wykorzystuje je do zapamiętania danych dotyczących użytkownika, takich jak np. ustawienia (typu widok ekranu, wybór języka interfejsu), zapamiętanie zalogowania. Korzystanie z serwisu Infona oznacza zgodę na zapis informacji i ich wykorzystanie dla celów korzytania z serwisu. Więcej informacji można znaleźć w Polityce prywatności oraz Regulaminie serwisu. Zamknięcie tego okienka potwierdza zapoznanie się z informacją o plikach cookies, akceptację polityki prywatności i regulaminu oraz sposobu wykorzystywania plików cookies w serwisie. Możesz zmienić ustawienia obsługi cookies w swojej przeglądarce.
A continuous-time low pass filter (LPF) for high bandwidth application is presented in this paper. The LPF is realized with 6th order Chebyshev structure. Large dynamic range is achieved by adopting linearity enhanced technique. A 6-bit controlled switched-capacitor array is realized to get wide programmable cut-off frequency. The measurement results indicate that the -3 dB cut-off frequency can be...
Unique hybrid approach employing both model-based layout optimization and process improvement was successfully developed for reducing rapid thermal anneal (RTA) driven intra die variations. It has been applied to multiple bulk and SOI designs. The model developed herein enables fast estimation of broad-band reflectance of a random layout in 65 nm, 45 nm, and 32 nm nodes and guides reflectance leveling...
We present a 45-nm SOI CMOS technology that features: i) aggressive ground-rule (GR) scaling enabled by 1.2NA/193nm immersion lithography, ii) high-performance FET response enabled by the integration of multiple advanced strain and activation techniques, iii) a functional SRAM with cell size of 0.37mum2, and iv) a porous low-k (k=2.4) dielectric for minimized back-end wiring delay. The list of FET-specific...
A parallel morphological image processor (MIP) has been developed onto a full-custom optoelectronic VLSI design by combining a two-dimensional fine-grain parallel array architecture with on-chip focal-plane photodetectors and transmitters. The optical input/output (I/O) array processor performs morphological functions on the optodetected binary image with a programmable structuring element of any...
Podaj zakres dat dla filtrowania wyświetlonych wyników. Możesz podać datę początkową, końcową lub obie daty. Daty możesz wpisać ręcznie lub wybrać za pomocą kalendarza.