Serwis Infona wykorzystuje pliki cookies (ciasteczka). Są to wartości tekstowe, zapamiętywane przez przeglądarkę na urządzeniu użytkownika. Nasz serwis ma dostęp do tych wartości oraz wykorzystuje je do zapamiętania danych dotyczących użytkownika, takich jak np. ustawienia (typu widok ekranu, wybór języka interfejsu), zapamiętanie zalogowania. Korzystanie z serwisu Infona oznacza zgodę na zapis informacji i ich wykorzystanie dla celów korzytania z serwisu. Więcej informacji można znaleźć w Polityce prywatności oraz Regulaminie serwisu. Zamknięcie tego okienka potwierdza zapoznanie się z informacją o plikach cookies, akceptację polityki prywatności i regulaminu oraz sposobu wykorzystywania plików cookies w serwisie. Możesz zmienić ustawienia obsługi cookies w swojej przeglądarce.
A dual active-capacitive-feedback compensation (DACFC) scheme for low-power three-stage amplifiers with large capacitive loads is presented in this paper. Dual high-speed active-capacitive-feedback paths enable the non-dominant complex poles of the amplifier to be located at high frequencies for bandwidth extension under low-power condition. The proposed DACFC amplifier also consists of two left-half-plane...
When attempting to stabilize a multi-stage amplifier, the introduction of a Miller capacitor may create a feed-forward path and Right-Half-Plane (RHP) zero, jeopardizing the stability of the control loop. In addition to a nulling resistor, a voltage buffer or a current buffer can be placed in series with the Miller capacitor to obviate the feed-forward path and introduce a Left-Half-Plane (LHP) zero...
A novel technique is utilized to enhance the power supply rejection of a Miller compensated LDO. The frequency compensation tracks the load variations in order to conserve stability across the whole load current range. From a minimum supply of 2.7 V, the LDO provides a regulated 2.4 V output, for a load range of 0-2 mA. The improvement in the supply rejection is at least 10 dB at 2 mA load. At no...
Biasing digital CMOS circuits with rapidly changing supply current requires fast load regulation. Integrating the regulator with no external components on the same chip with the load circuit is attractive for applications with stringent volume and weight requirements. The purpose of this paper is the analysis, design and comparison of three structures of high-speed linear regulators implemented in...
Podaj zakres dat dla filtrowania wyświetlonych wyników. Możesz podać datę początkową, końcową lub obie daty. Daty możesz wpisać ręcznie lub wybrać za pomocą kalendarza.