Serwis Infona wykorzystuje pliki cookies (ciasteczka). Są to wartości tekstowe, zapamiętywane przez przeglądarkę na urządzeniu użytkownika. Nasz serwis ma dostęp do tych wartości oraz wykorzystuje je do zapamiętania danych dotyczących użytkownika, takich jak np. ustawienia (typu widok ekranu, wybór języka interfejsu), zapamiętanie zalogowania. Korzystanie z serwisu Infona oznacza zgodę na zapis informacji i ich wykorzystanie dla celów korzytania z serwisu. Więcej informacji można znaleźć w Polityce prywatności oraz Regulaminie serwisu. Zamknięcie tego okienka potwierdza zapoznanie się z informacją o plikach cookies, akceptację polityki prywatności i regulaminu oraz sposobu wykorzystywania plików cookies w serwisie. Możesz zmienić ustawienia obsługi cookies w swojej przeglądarce.
Fully integrated optoelectronic interfaces in CMOS technology are a very interesting option for optical smart sensors because they are a cost-effective and compact solution. However, CMOS standard n-well/p-bulk differential photodiodes (DPDs) are the bottleneck in this field due to their inherent limited bandwidth which falls below 10MHz in 65nm CMOS. This work presents a new equalization approach...
This paper presents an optical receiver for short reach applications through low-cost plastic optical fiber. The limited bandwidth caused by the fiber and the external photodiode is compensated by a new adaptive equalizer based on the spectrum balancing technique. A clock and data recovery circuit is included that minimizes jitter and metastability using a new multi-level bang-bang architecture. The...
A high-level design approach for single-resistance- controlled-oscillators (SRCOs) is introduced by applying symbolic analysis to derive behavioral models of unity-gain cells, e.g. current and voltage followers. The followers are designed by using standard CMOS technology of 0.35 mum and their behavior is approached by a first-order fully-symbolic expression which is in good agreement to SPICE simulations...
An improved implementation of the Chua's chaotic oscillator is proposed. The new realization is based on the use of voltage and current followers to construct the active three-segment voltage-controlled nonlinear resistor. The proposed circuit is optimized for low-voltage operation with plusmn1.5 V, by using standard CMOS technology of 0.35 mum AMS. The HSPICE simulations performed in both time and...
An automatic method is proposed to design CMOS compatible voltage followers (VFs) by applying genetic algorithms. It is described how an automatic system can deals with huge search spaces to design practical VFs by performing evolutionary operations from nullator-based descriptions. The proposed method consists of three main steps: generation of the small-signal circuitry, addition of biases, and...
Podaj zakres dat dla filtrowania wyświetlonych wyników. Możesz podać datę początkową, końcową lub obie daty. Daty możesz wpisać ręcznie lub wybrać za pomocą kalendarza.