Serwis Infona wykorzystuje pliki cookies (ciasteczka). Są to wartości tekstowe, zapamiętywane przez przeglądarkę na urządzeniu użytkownika. Nasz serwis ma dostęp do tych wartości oraz wykorzystuje je do zapamiętania danych dotyczących użytkownika, takich jak np. ustawienia (typu widok ekranu, wybór języka interfejsu), zapamiętanie zalogowania. Korzystanie z serwisu Infona oznacza zgodę na zapis informacji i ich wykorzystanie dla celów korzytania z serwisu. Więcej informacji można znaleźć w Polityce prywatności oraz Regulaminie serwisu. Zamknięcie tego okienka potwierdza zapoznanie się z informacją o plikach cookies, akceptację polityki prywatności i regulaminu oraz sposobu wykorzystywania plików cookies w serwisie. Możesz zmienić ustawienia obsługi cookies w swojej przeglądarce.
We study a new synchronization algorithm based on low-density parity check codes. The algorithm was developed for scenarios with redundant information in 2010, [1]. We describe a revised version of the algorithm and, for the first time, we discuss the fundamentals about the coding and decoding theory. The results of this analysis define the scope and restrictions of the algorithm. We show that the...
In this paper we propose two image watermarking algorithms, which are robust to cropping operation using self-synchronization mechanism. In both algorithms, the watermark sequence is firstly encoded by non-cyclic Low Density Parity Check Codes (LDPC) and then it is embedded into the block-wised Discrete Cosine Transform (DCT) coefficients using the Quantization Index Modulation (QIM) algorithm. In...
In this paper we propose an adaptive data hiding method that divides the host image in suitable and ineligible blocks. This classification is based on the DCT energy features from the horizontal, vertical and diagonal frequency information. Only the suitable blocks are used for data embedding using quantization index modulation (QIM). After the composite image is attacked by JPEG compression, a desynchronization...
In this paper three techniques are developed, namely: (1) a clock-data recovery (CDR)-assisted duobinary-based decision feedback equalizer (DFE) technique in which first tap feedback is eliminated, and clock phase can be accurately recovered even when using multirate clock DFE; (2) a fast dedicated-path feedback technique that achieves less than 2T feedback time for second post tap; and (3) a duobinary-based...
A 2.0 Gb/s clock-embedded interface for LCD drivers, Advanced-PPmL??, has been developed for high-speed data transfer and reduced area in transmission media. Only one pair of differential signals is needed to control the LCD driver and to display images. A newly developed 1/5-rate phase frequency detector helps achieve a 25% power reduction compared with a half-rate architecture. Pulse filtering of...
A backplane transceiver in 90 nm CMOS that employs duobinary signaling over copper traces is described. To introduce duobinary signaling into data transfers on printed boards, three techniques are developed: 1) edge equalization for equalizer adaptation; 2) 2/spl times/ oversampled transmitter equalizer for ISI control; and 3) 2b-transition-ensure encoding for clock recovery.
Podaj zakres dat dla filtrowania wyświetlonych wyników. Możesz podać datę początkową, końcową lub obie daty. Daty możesz wpisać ręcznie lub wybrać za pomocą kalendarza.