Serwis Infona wykorzystuje pliki cookies (ciasteczka). Są to wartości tekstowe, zapamiętywane przez przeglądarkę na urządzeniu użytkownika. Nasz serwis ma dostęp do tych wartości oraz wykorzystuje je do zapamiętania danych dotyczących użytkownika, takich jak np. ustawienia (typu widok ekranu, wybór języka interfejsu), zapamiętanie zalogowania. Korzystanie z serwisu Infona oznacza zgodę na zapis informacji i ich wykorzystanie dla celów korzytania z serwisu. Więcej informacji można znaleźć w Polityce prywatności oraz Regulaminie serwisu. Zamknięcie tego okienka potwierdza zapoznanie się z informacją o plikach cookies, akceptację polityki prywatności i regulaminu oraz sposobu wykorzystywania plików cookies w serwisie. Możesz zmienić ustawienia obsługi cookies w swojej przeglądarce.
<para> This paper proposes a variable-frequency zero-voltage-switching (ZVS) three-level LCC resonant converter that is able to utilize the parasitic components of the high turns-ratio transformer. By applying a three-level structure to the primary side, the voltage stress of the primary switches is half of the input voltage. Low-voltage MOSFETs with better performance can be used in this converter,...
This paper proposes a variable-frequency zero-voltage-switching (ZVS) three-level parallel resonant converter, which is able to utilize the parasitic components of the high-turns-ratio transformer. Voltage stress of primary switches is half of input voltage. Low voltage MOSFETs with better performance can be applied. Zero-current-switching (ZCS) is achieved for rectifier diodes. Magnetic integration...
High switching frequency, high resolution digital pulse-width modulator (DPWM) is one of major challenges in the implementation of digital-controlled power converters, especially in the voltage regulator (VR) application. This paper proposes three different digital duty cycle modulation schemes to improve the resolution. Almost 10 times improvement on resolution can be achieved in the voltage regulator...
Because of the need to eliminate the limit-cycle oscillations, a high-resolution DPWM scheme is mandatory, especially for the applications with high switching frequency and tight output regulation. Therefore, the dual-clock DPWM scheme is proposed in this paper. With two relative low frequency clocks, a much higher equivalent frequency is achieved for the DPWM; hence, the DPWM resolution is increased...
Podaj zakres dat dla filtrowania wyświetlonych wyników. Możesz podać datę początkową, końcową lub obie daty. Daty możesz wpisać ręcznie lub wybrać za pomocą kalendarza.